- 相關(guān)推薦
數(shù)學(xué)電子技術(shù)基礎(chǔ)試題
在學(xué)習(xí)、工作中,我們很多時(shí)候都不得不用到試題,試題是參考者回顧所學(xué)知識(shí)和技能的重要參考資料。你知道什么樣的試題才是好試題嗎?以下是小編為大家整理的數(shù)學(xué)電子技術(shù)基礎(chǔ)試題,僅供參考,希望能夠幫助到大家。
數(shù)學(xué)電子技術(shù)基礎(chǔ)試題篇一
一、填空題(每空1分,共20分)
1.有一數(shù)碼10010011,作為自然二進(jìn)制數(shù)時(shí),它相當(dāng)于十進(jìn)制數(shù)( ),作為8421BCD碼時(shí),它相當(dāng)于十進(jìn)制數(shù)( )。
2.三態(tài)門電路的輸出有高電平、低電平和( )3種狀態(tài)。
3.某計(jì)數(shù)器的輸出波形如圖1所示,該計(jì)數(shù)器是( )進(jìn)制計(jì)數(shù)器。
4.TTL集成JK觸發(fā)器正常工作時(shí),其Rd和Sd端應(yīng)接( )電平
5.驅(qū)動(dòng)共陽(yáng)極七段數(shù)碼管的譯碼器的輸出電平為( )有效。
6.如果對(duì)鍵盤上108個(gè)符號(hào)進(jìn)行二進(jìn)制編碼,則至少要( )位二進(jìn)制數(shù)碼。
7.典型的TTL與非門電路使用的電路為電源電壓為( )V,其輸出高電平為( )V,輸出低電平為( )V, CMOS電路的電源電壓為( ) V 。
8.74LS138是3線—8線譯碼器,譯碼為輸出低電平有效,若輸入為A2A1A0=110時(shí),輸出 Y7Y6Y5Y4Y3Y2Y1Y0應(yīng)為( )。
9.將一個(gè)包含有32768個(gè)基本存儲(chǔ)單元的存儲(chǔ)電路設(shè)計(jì)16位為一個(gè)字節(jié)的ROM。該ROM有( )根地址線,有( )根數(shù)據(jù)讀出線。
10.兩片中規(guī)模集成電路10進(jìn)制計(jì)數(shù)器串聯(lián)后,最大計(jì)數(shù)容量為( )位。
二、單項(xiàng)選擇題(本大題共15小題,每小題2分,共30分)
。ㄔ诿啃☆}列出的四個(gè)備選項(xiàng)中只有一個(gè)是最符合題目要求的,請(qǐng)將其代碼填寫(xiě)在題后的括號(hào)內(nèi)。錯(cuò)選、多選或未選均無(wú)分。)
1.函數(shù)F(A,B,C)=AB+BC+AC的最小項(xiàng)表達(dá)式為( ) 。
A.F(A,B,C)=∑m(0,2,4) B.(A,B,C)=∑m(3,5,6,7) C.F(A,B,C)=∑m(0,2,3,4) D.F(A,B,C)=∑m(2,4,6,7)
2.8線—3線優(yōu)先編碼器的輸入為I0—I7 ,當(dāng)優(yōu)先級(jí)別最高的I7有效時(shí),其輸出Y2?Y1?Y0的值是( )。
A.111 B.010 C.000 D.101
3.十六路數(shù)據(jù)選擇器的地址輸入(選擇控制)端有( )個(gè)。
A.16 B.2 C.4 D.8
4.有一個(gè)左移移位寄存器,當(dāng)預(yù)先置入1011后,其串行輸入固定接0,在4個(gè)移位脈沖CP作用下,四位數(shù)據(jù)的移位過(guò)程是( )。
A.1011--0110--1100--1000--0000 B.1011--0101--0010--0001--0000 C.1011--1100--1101--1110--1111 D.1011--1010--1001--1000--0111
5.已知74LS138譯碼器的輸入三個(gè)使能端(E1, E2A = E2B=0)時(shí),地址碼A2A1A0=011,則輸出 Y7 ~Y0是( ) 。
A.11111101 B.10111111 C.11110111 D.11111111
6.一只四輸入端或非門,使其輸出為1的輸入變量取值組合有( )種。 A.15 B.8 C.7 D.1
7.隨機(jī)存取存儲(chǔ)器具有( )功能。 A.讀/寫(xiě) B.無(wú)讀/寫(xiě) C.只讀 D.只寫(xiě)
8.N個(gè)觸發(fā)器可以構(gòu)成最大計(jì)數(shù)長(zhǎng)度(進(jìn)制數(shù))為( )的計(jì)數(shù)器。 A.N B.2N C.N D.29.某計(jì)數(shù)器的狀態(tài)轉(zhuǎn)換圖如下, 其計(jì)數(shù)的容量為( )
A. 八 B.五 C.四 D.三
數(shù)學(xué)電子技術(shù)基礎(chǔ)試題篇二
一、填空題:
1、在數(shù)字電路中,寄存器分為(數(shù)碼寄存器)和(移位寄存器)兩種。
2、模數(shù)轉(zhuǎn)換器(ADC)兩個(gè)最重要的指標(biāo)是轉(zhuǎn)換精度和____分辨力____。
3、兩輸入變量不同時(shí),則有輸出,稱之為(異或 )門。
4、數(shù)字邏輯電路可分為組合和(時(shí)序數(shù)字電路 )兩大類。
5、用與、或、非等運(yùn)算表示函數(shù)中各個(gè)變量之間邏輯關(guān)系的代數(shù)式叫(布爾代數(shù))。
6、在組合邏輯電路中,當(dāng)輸入信號(hào)改變狀態(tài)時(shí),輸出端可能出現(xiàn)的虛假過(guò)渡干擾脈沖的現(xiàn)象稱為(冒險(xiǎn))
7、觸發(fā)器按功能分可分為RS、D、JK、T和(T’)。
8、二進(jìn)制譯碼器的輸出端提供了輸入變量的(N中取一)。
9、兩輸入或非門輸入為01時(shí),輸出為(0)。
10、ROM分為( 固定 )、可編程、可擦除可編程三種。
11、對(duì)于T觸發(fā)器,當(dāng)T=(0)時(shí),觸發(fā)器處于保持狀態(tài)。
二、選擇題
1、一只四輸入端與非門,使其輸出為0的輸入變量取值組合有__________種。( D )
A.15
B.8
C.7D.1
2、下列電路中,不屬于時(shí)序邏輯電路的是( B )
A.計(jì)數(shù)器
B.全加器
C.寄存器
D.鎖存器
3、24.某8位D/A轉(zhuǎn)換器,當(dāng)輸入全為1時(shí),輸出電壓為5.10V,當(dāng)輸入D=(10000000)2時(shí),輸出電壓為( B )
A.5.10V
B.2.56V
C.1.28V
D.都不是
4、PROM是一種__________可編程邏輯器件。( C )
A.與陣列可編程、或陣列固定的 B.與陣列固定、或陣列可編程的
C.與、或陣列固定的 D.與、或陣列都可編程的
5、關(guān)于半導(dǎo)體存儲(chǔ)器的描述,下列哪種說(shuō)法是錯(cuò)誤的?(D)
A.RAM讀寫(xiě)方便,但一旦掉電,所存儲(chǔ)的內(nèi)容就會(huì)全部丟失
B.ROM掉電以后數(shù)據(jù)不會(huì)丟失
C.RAM可分為靜態(tài)RAM和動(dòng)態(tài)RAM
D.動(dòng)態(tài)RAM不必定時(shí)刷新
三、簡(jiǎn)答題
1、什么是時(shí)序邏輯電路?它具有哪些特點(diǎn)?
答:在任何時(shí)刻,輸出狀態(tài)不僅取決于當(dāng)時(shí)的輸入信號(hào)狀態(tài),而且還取決于電路原來(lái)的狀態(tài)(即還與以前的輸入有關(guān))的邏輯電路叫時(shí)序邏輯電路。時(shí)序邏輯電路具有以下特點(diǎn):
(1)時(shí)序邏輯電路中一般都包含組合邏輯電路和存儲(chǔ)電路兩部分。
(2)存儲(chǔ)電路輸出狀態(tài)必須反饋到輸入端,與輸入信號(hào)一起共同決定組合電路的輸出。
2、在雙穩(wěn)態(tài)電路中,要使其工作狀態(tài)翻轉(zhuǎn)的條件是什么?
答:雙穩(wěn)態(tài)電路要使其翻轉(zhuǎn)的外部條件是:
(1)觸發(fā)脈沖的極性應(yīng)使飽和管退出飽和區(qū)或者是使截止管退出截止區(qū)。
(2)觸發(fā)脈沖的幅度要足夠大。
(3)觸發(fā)脈沖的寬度要足夠?qū),以保證電路正反饋過(guò)程的完成。
【數(shù)學(xué)電子技術(shù)基礎(chǔ)試題】相關(guān)文章:
電子技術(shù)基礎(chǔ)試題整理01-09
數(shù)字電子技術(shù)基礎(chǔ)試題及答案06-16
數(shù)學(xué)基礎(chǔ)自考考試試題04-06
鉗工基礎(chǔ)試題及答案07-13
電工的基礎(chǔ)試題及答案04-04
電氣基礎(chǔ)試題及答案02-12
電子技術(shù)基礎(chǔ)實(shí)訓(xùn)報(bào)告06-15
《計(jì)算機(jī)應(yīng)用基礎(chǔ)》基礎(chǔ)試題及答案09-30
模擬電子技術(shù)基礎(chǔ)論文(精選6篇)02-16
力學(xué)與地基基礎(chǔ)試題11-08